隨著線(xiàn)路板技術(shù)的發(fā)展,現(xiàn)在的線(xiàn)路板線(xiàn)寬線(xiàn)距越來(lái)越小,還采用多層板來(lái)布局,有些的加入阻抗要求的高頻電路板被廣泛應(yīng)用。高頻電路板一般會(huì)利用中間層來(lái)設(shè)置屏蔽,也會(huì)實(shí)現(xiàn)更近接地原則。降低寄生電感以及縮短信號(hào)傳輸發(fā)度,大很大程度地降低信號(hào)交叉干擾等。隨著層數(shù)的增加,成本也越高,這樣就會(huì)要求我們?cè)O(shè)計(jì)PCB的時(shí)候,盡可能的用最合理的布局來(lái)完成布線(xiàn)。
1、必須要保證阻抗信號(hào)線(xiàn)的匹配。
信號(hào)在傳輸?shù)倪^(guò)程中,當(dāng)阻抗不匹配的時(shí)候,信號(hào)就會(huì)在傳輸通道中發(fā)生信號(hào)的反射,反射會(huì)使合成信號(hào)形成過(guò)沖,導(dǎo)致信號(hào)在邏輯門(mén)限附近波動(dòng)。
消除反射的根本辦法是使傳輸信號(hào)的阻抗良好匹配,由于負(fù)載阻抗與傳輸線(xiàn)的特性阻抗相差越大反射也越大,所以應(yīng)盡可能使信號(hào)傳輸線(xiàn)的特性阻抗與負(fù)載阻抗相等。同時(shí)還要注意PCB上的傳輸線(xiàn)不能出現(xiàn)突變或拐角,盡量保持傳輸線(xiàn)各點(diǎn)阻抗連續(xù),否則在傳輸線(xiàn)各段之間也將會(huì)出現(xiàn)反射。這就要求在進(jìn)行高速PCB布線(xiàn)時(shí),必須要遵守以下布線(xiàn)規(guī)則:
(1)LVDS布線(xiàn)規(guī)則。要求LVDS信號(hào)差分走線(xiàn),線(xiàn)寬7mil,線(xiàn)距6mil,目的是控制HDMI的差分信號(hào)對(duì)阻抗為100+-15%歐姆;
(2)USB布線(xiàn)規(guī)則。要求USB信號(hào)差分走線(xiàn),線(xiàn)寬10mil,線(xiàn)距6mil,地線(xiàn)和信號(hào)線(xiàn)距6mil;
(3)HDMI布線(xiàn)規(guī)則。要求HDMI信號(hào)差分走線(xiàn),線(xiàn)寬10mil,線(xiàn)距6mil,每?jī)山MHDMI差分信號(hào)對(duì)的間距超過(guò)20mil;
(4)DDR布線(xiàn)規(guī)則。DDR1走線(xiàn)要求信號(hào)盡量不走過(guò)孔,信號(hào)線(xiàn)等寬,線(xiàn)與線(xiàn)等距,走線(xiàn)必須滿(mǎn)足2W原則,以減少信號(hào)間的串?dāng)_,對(duì)DDR2及以上的高速器件,還要求高頻數(shù)據(jù)走線(xiàn)等長(zhǎng),以保證信號(hào)的阻抗匹配。
2、盡量不走形成環(huán)路的線(xiàn)。
3、調(diào)頻線(xiàn)路元器件管腳間的引線(xiàn)層間交替越少越好。
“引線(xiàn)的層間交替越少越好”指的是元件連接過(guò)程中所用的過(guò)孔(Via)越少越好。一個(gè)過(guò)孔可帶來(lái)約0.5pF的分布電容,減少過(guò)孔數(shù)能顯著提高速度和減少數(shù)據(jù)出錯(cuò)的可能性。
4、電子元器件管腳間的引線(xiàn)彎折越少越好。
信號(hào)的輻射強(qiáng)度是和信號(hào)線(xiàn)的走線(xiàn)長(zhǎng)度成正比的,高頻的信號(hào)引線(xiàn)越長(zhǎng),它就越容易耦合到靠近它的元器件上去,所以對(duì)于諸如信號(hào)的時(shí)鐘、晶振、DDR的數(shù)據(jù)、LVDS線(xiàn)、USB線(xiàn)、HDMI線(xiàn)等高頻信號(hào)線(xiàn)都是要求盡可能的走線(xiàn)越短越好。
5、高頻電路元呂件管腳之間的引線(xiàn)越短越好。
信號(hào)的輻射強(qiáng)度是和信號(hào)線(xiàn)的走線(xiàn)長(zhǎng)度成正比的,高頻的信號(hào)引線(xiàn)越長(zhǎng),它就越容易耦合到靠近它的元器件上去,所以對(duì)于諸如信號(hào)的時(shí)鐘、晶振、DDR的數(shù)據(jù)、LVDS線(xiàn)、USB線(xiàn)、HDMI線(xiàn)等高頻信號(hào)線(xiàn)都是要求盡可能的走線(xiàn)越短越好。
6、高頻數(shù)字信號(hào)的地線(xiàn)和模擬信號(hào)地線(xiàn)做隔離。
7、為了減少高頻信號(hào)的串?dāng)_,在布線(xiàn)的時(shí)候要求盡可能的做到以下幾點(diǎn):
(1)在布線(xiàn)空間允許的條件下,在串?dāng)_較嚴(yán)重的兩條線(xiàn)之間插入一條地線(xiàn)或地平面,可以起到隔離的作用而減少串?dāng)_;
(2)當(dāng)信號(hào)線(xiàn)周?chē)目臻g本身就存在時(shí)變的電磁場(chǎng)時(shí),若無(wú)法避免平行分布,可在平行信號(hào)線(xiàn)的反面布置大面積“地”來(lái)大幅減少干擾;
(3)在布線(xiàn)空間許可的前提下,加大相鄰信號(hào)線(xiàn)間的間距,減小信號(hào)線(xiàn)的平行長(zhǎng)度,時(shí)鐘線(xiàn)盡量與關(guān)鍵信號(hào)線(xiàn)垂直而不要平行;
(4)如果同一層內(nèi)的平行走線(xiàn)幾乎無(wú)法避免,在相鄰兩個(gè)層,走線(xiàn)的方向務(wù)必卻為相互垂直;
(5)在數(shù)字電路中,通常的時(shí)鐘信號(hào)都是邊沿變化快的信號(hào),對(duì)外串?dāng)_大。所以在設(shè)計(jì)中,時(shí)鐘線(xiàn)宜用地線(xiàn)包圍起來(lái)并多打地線(xiàn)孔來(lái)減少分布電容,從而減少串?dāng)_;
(6)對(duì)高頻信號(hào)時(shí)鐘盡量使用低電壓差分時(shí)鐘信號(hào)并包地方式,需要注意包地打孔的完整性;
(7)閑置不用的輸入端不要懸空,而是將其接地或接電源(電源在高頻信號(hào)回路中也是地),因?yàn)閼铱盏木€(xiàn)有可能等效于發(fā)射天線(xiàn),接地就能抑制發(fā)射。實(shí)踐證明,用這種辦法消除串?dāng)_有時(shí)能立即見(jiàn)效。
深圳宏力捷推薦服務(wù):PCB設(shè)計(jì)打樣 | PCB抄板打樣 | PCB打樣&批量生產(chǎn) | PCBA代工代料